Brno
Design House

pro programovatelnou logiku a její verifikaci

Kdo jsme

Jsme česká společnost zabývající se vývojem, konzultacemi a školeními souvisejícími s technologií programovatelné logiky, zejména FPGA a ASIC. Naší základní vizí je pomáhat společnostem vyvinout nové produkty a aplikace, které vyžadují využití této technologie pro urychlení zpracování dat, snížení latence, spotřeby nebo jiných obtížně dosažitelných parametrů. Zakladatelé a zaměstnanci společnosti mají v oblasti návrhu FPGA systémů dlouhodobé zkušenosti ze svého působení ve skupině Liberouter sdružení CESNET, aktivní spolupráce s komerčními subjekty, ale i díky působení ve Výzkumné skupině akcelerovaných síťových technologií na Fakultě informačních technologií VUT v Brně.

Zakladatelé

Jan Kořenek
Doc. Ing. Jan Kořenek, Ph.D. 
Hlavní stratég

je autorem řady komerčně úspěšných hardwarových zařízení z oblasti počítačových sítí. Dlouhodobě se zabývá hardwarovou akcelerací algoritmů s využitím technologie FPGA. Jako autor a vedoucí týmu se podílel na vzniku jedné z prvních 100 Gb akceleračních karet, která získala ocenění Česká hlava v kategorii Industrie. Působí také na VUT v Brně a je jeden z otců zakladatelů společností Netcope Technologies a Flowmon Networks, která byla v roce 2020 koupena společností Kemp.

Pavol Korček
Ing. Pavol Korček, Ph.D.
Jednatel společnosti

byl řešitelem několika projektů, ve kterých byla využita technologie čipů FPGA. Při spolupráci s komerčními subjekty vedl týmy dalších výzkumníků a vývojářů a získal několik prestižních ocenění. Jedná se např. o cenu za Nejlepší spolupráci s komerčním sektorem od Technologické agentury ČR nebo Cenu ministra vnitra ČR za využití výsledku výzkumného projektu přímo v praxi u bezpečnostních složek státu. Spoluzaložil a vede spin-off společnost RehiveTech, která je aktivní v oblasti vestavěných zařízení pro Internet věcí. 

Lukáš Kekely
Ing. Lukáš Kekely, Ph.D.
Technický ředitel

má dlouholeté zkušenosti s řešením a řízením výzkumných i aplikačních projektů zaměřených na technologii FPGA akcelerace. V rámci působení jako odborný asistent na VUT v Brně a také jako projektový manažer v sdružení CESNET vedl skupiny výzkumníků a vývojářů při tvorbě projektových výsledků, např. funkčních prototypů. Kromě praktické implementační činnosti je také autorem výzkumných článků prezentovaných na mezinárodních vědeckých konferencích často publikovaných v impaktovaných časopisech. Za své odborné aktivity získal také několik prestižních ocenění, mezi ně patří například Cena Josefa Hlávky, Cena Wernera von Siemens nebo Cena ministra vnitra ČR.

Jiří Matoušek
Ing. Jiří Matoušek, Ph.D.
Manažer lidských zdrojů

má v rámci společnosti na starosti nábor vývojářů a jejich další odborný rozvoj. Jeho zaměřením je hardwarová akcelerace algoritmů s využitím technologie FPGA, přičemž zkušenosti v této oblasti sbíral mimo jiné na University of Cambridge a University of Manchester ve Velké Británii. V rámci sdružení CESNET se podílel na řešení řady projektů z oblasti akcelerace zpracování paketů ve vysokorychlostních počítačových sítích, jejichž výsledky byly úspěšně komercializovány. O návrhu číslicových obvodů a jejich realizaci na FPGA přednáší na VUT v Brně.

Tomáš Martínek
Ing. Tomáš Martínek, Ph.D.
Hlavní návrhář 

má v rámci společnosti na starosti návrh hardwarových komponent a aplikaci vhodných technologií. Dlouhodobě se zabývá hardwarovou akcelerací algoritmů s využitím technologie FPGA. Je autorem řady unikátních technologií, které byly aplikovány v praxi. Mezi jeho specializace patří syntéza obvodů z vyšších programovacích jazyků (C/C++). Působí také na VUT v Brně jako přednášející v předmětech orientovaných na návrh číslicových systémů a je jeden z otců zakladatelů společností Netcope Technologies a Flowmon Networks, která byla v roce 2020 koupena společností Kemp.

Expertise

Nabídka služeb

  1. Poskytnutí vývojářských kapacit - kapacity našeho týmu nabízíme smluvní formou. To znamená, že náš zaměstnanec bude po specifikované období pracovat dle Vašich požadavků na Vámi definovaných úkolech, a to výhradně, nebo jen do sjednané výše pracovního úvazku. Tímto způsobem je možné získat rychlý přístup ke kvalitním FPGA návrhářům, seniorním vývojářům a případně i verifikačním specialistům dle Vašich požadavků.
  2. Zakázkový vývoj - z našich služeb dále nabízíme zakázkový vývoj IP bloků nebo vývoj celého FPGA firmware do Vašeho produktu. Před každým takovýmto vývojem probíhají osobní konzultace, které jsme schopni nabídnout i samostatně bez vývoje, jejichž výsledkem by měla být detailní specifikace požadavků. Jsme schopni také nabídnou analýzu FPGA řešení a udělat vlastní návrhy IP bloků a komponent, které splňují požadavky Vašeho produktu.
  3. Konzultace a školení - nabízíme také konzultační činnost a on-line nebo prezenční školení na témata pokrývající širokou škálu znalostí a dovedností nezbytných pro perfektní ovládnutí celé technologie FPGA. Samozřejmostí je také školení poskládané z témat vybraných přesně dle individuálních požadavků. Jednotlivá školení jsme schopni nabídnout různou formou, to znamená od několikahodinové přehledové přednášky/webináře až po intenzivní vícedenní školení i s praktickými příklady.

Kontakt

Telefon

773 477 946                         

Email

info@brnologic.cz                         

Ostatní údaje

BrnoLogic, spol. s r. o. 
je společnost zapsaná v obchodním rejstříku
vedeném Krajským soudem v Brně pod spisovou značkou C 125277

IČ: 119 00 865
DIČ: CZ11900865

Božetěchova 1/2
612 00 Brno

© 2021 BrnoLogic. All rights reserved.